porosi_bg

produkteve

Xilinx/XC7K480T-2FFG1156I/XC7K480T/IC BOM FPGA/qark i integruar

Përshkrim i shkurtër:


Detajet e produktit

Etiketat e produktit

Specifikimet

Atributi i produktit Vlera e atributit
Prodhuesi: Xilinx
Kategoria e produkteve: FPGA – Array i portës së programueshme në terren
RoHS:  Detajet
Seria: XC7K480T
Numri i elementeve logjike: 477760 LE
Numri i hyrjeve/hyrjeve: 400 I/O
Tensioni i furnizimit - Min. 1 V
Tensioni i furnizimit - Maksimumi: 1 V
Temperatura minimale e funksionimit: - 40 C
Temperatura maksimale e funksionimit: + 100 C
Norma e të dhënave: 12.5 Gb/s
Numri i marrësve: 32 Transmetues
Stili i montimit: SMD/SMT
Paketa / Rasti: FCBGA-1156
Marka: Xilinx
RAM i shpërndarë: 6788 kbit
RAM-i i bllokuar i integruar - EBR: 34380 kbit
Frekuenca maksimale e funksionimit: 640 MHz
I ndjeshëm ndaj lagështirës: po
Numri i blloqeve të vargjeve logjike – LAB: 37325 LAB
Tensioni operativ i furnizimit: 1 V
Tipi i produktit: FPGA – Array i portës së programueshme në terren
Sasia e paketës së fabrikës: 1
Nënkategoria: IC-të logjike të programueshme
Emer tregtie: Kintex

Përmbledhje e FPGA-ve XC7K480T-2FFG1156I
Përshkrim i përgjithshëm
FPGA-të e serisë Xilinx® 7 përfshijnë katër familje FPGA që adresojnë gamën e plotë të kërkesave të sistemit, duke filluar nga kostoja e ulët, faktori i vogël i formës, aplikacionet e ndjeshme ndaj kostos, me volum të lartë deri te gjerësia e brezit të lidhjes ultra të lartë, kapaciteti logjik dhe aftësia e përpunimit të sinjalit. për aplikacionet më të kërkuara me performancë të lartë.FPGA-të e serive 7 përfshijnë:
• Spartan®-7 Family: Optimizuar për kosto të ulët, fuqi më të ulët dhe performancë të lartë I/O.Disponohet në paketim me kosto të ulët, shumë të vogël në formë faktori për gjurmën më të vogël të PCB-ve.
• Familja Artix®-7: Optimizuar për aplikacione me fuqi të ulët që kërkojnë transmetues serik dhe DSP të lartë dhe xhiro logjike.Ofron koston më të ulët të faturës totale të materialeve për aplikacione me performancë të lartë dhe të ndjeshme ndaj kostos.
• Familja Kintex®-7: Optimizuar për performancën më të mirë të çmimit me një përmirësim 2X në krahasim me gjeneratën e mëparshme, duke mundësuar një klasë të re të FPGA-ve.
• Virtex®-7 Family: Optimizuar për performancën dhe kapacitetin më të lartë të sistemit me një përmirësim 2x në performancën e sistemit.Pajisjet me aftësi më të larta të mundësuara nga teknologjia e ndërlidhjes së silikonit të grumbulluar (SSI).
E ndërtuar mbi teknologjinë më moderne, me performancë të lartë, me fuqi të ulët (HPL), 28 nm, teknologji procesi të portës metalike të lartë (HKMG), FPGA-të e serive 7 mundësojnë një rritje të pashoqe të performancës së sistemit me 2,9 Tb/ s të gjerësisë së brezit I/O, 2 milionë kapacitet të qelizave logjike dhe 5,3 TMAC/s DSP, ndërkohë që konsumojnë 50% më pak energji se pajisjet e gjeneratës së mëparshme për të ofruar një alternativë plotësisht të programueshme për ASSP-të dhe ASIC-të.
Veçoritë
• Logjikë e avancuar FPGA me performancë të lartë e bazuar në teknologjinë reale të tabelave të kërkimit me 6 hyrje (LUT) e konfigurueshme si memorie e shpërndarë.
• RAM me bllok me dy porte 36 Kb me logjikë të integruar FIFO për buferimin e të dhënave në çip.
• Teknologji SelectIO™ me performancë të lartë me mbështetje për ndërfaqet DDR3 deri në 1866 Mb/s.
• Lidhje serike me shpejtësi të lartë me transmetues të integruar me shumë gigabit nga 600 Mb/s në shpejtësi maksimale prej 6,6 Gb/s deri në 28,05 Gb/s, duke ofruar një modalitet të veçantë me fuqi të ulët, të optimizuar për ndërfaqet çip-to-çip .
• Një ndërfaqe analoge e konfigurueshme nga përdoruesi (XADC), që përfshin konvertues të dyfishtë 12-bit 1MSPS analog-në-dixhital me sensorë termikë dhe furnizimi në çip.
• Feta DSP me shumëzues 25 x 18, akumulues 48-bitësh dhe para-mbledhës për filtrim me performancë të lartë, duke përfshirë filtrimin e optimizuar të koeficientit simetrik.
• Pllaka të fuqishme të menaxhimit të orës (CMT), duke kombinuar blloqet e ciklit të mbyllur me fazë (PLL) dhe blloqet e menaxherit të orës me modalitet të përzier (MMCM) për saktësi të lartë dhe nervozizëm të ulët.
• Bllok i integruar për PCI Express® (PCIe), për dizajne deri në x8 Gen3 Endpoint dhe Root Port.
• Një shumëllojshmëri e gjerë opsionesh konfigurimi, duke përfshirë mbështetjen për memoriet e mallrave, kriptimin AES 256-bit me vërtetimin HMAC/SHA-256 dhe zbulimin dhe korrigjimin e integruar të SEU.
• Paketim me fletëpalosje me kosto të ulët, me lidhje teli, pa kapak dhe me integritet të lartë të sinjalit, që ofron migrim të lehtë midis anëtarëve të familjes në të njëjtën paketë.Të gjitha paketat e disponueshme në opsionin pa Pb dhe paketat e zgjedhura në opsionin Pb.
• Projektuar për performancë të lartë dhe fuqi më të ulët me 28 nm, proces HKMG, HPL, teknologjinë e procesit të tensionit bërthamor 1.0V dhe opsionin e tensionit bërthamor 0.9V për fuqi edhe më të ulët.
Seria XC7K480T-2FFG1156I e Xilinx FPGA-ve (Field Programmable Gate Array) është FPGA, Kintex-7, MMCM, PLL, 400 hyrje/dalje, 710 MHz, 477760 qeliza, 970 mV deri në 1.03 V-1, FC Substitutative. me fletë të dhënash, aksione, çmime nga shpërndarësit e autorizuar në FPGAkey.com dhe gjithashtu mund të kërkoni për produkte të tjera FPGA.
Veçoritë
Logjikë e avancuar FPGA me performancë të lartë e bazuar në teknologjinë reale të tabelave të kërkimit me 6 hyrje (LUT) e konfigurueshme si memorie e shpërndarë.
RAM me bllok 36 Kb me dy porta me logjikë të integruar FIFO për buferimin e të dhënave në çip.
Teknologji SelectIO me performancë të lartë me mbështetje për ndërfaqet DDR3 deri në 1866 Mb/s.
Lidhje serike me shpejtësi të lartë me transmetues të integruar me shumë gigabit nga 600 Mb/s në shpejtësi maksimale prej 6,6 Gb/s deri në 28,05 Gb/s, duke ofruar një modalitet të veçantë me fuqi të ulët, të optimizuar për ndërfaqet çip-to-çip.
Një ndërfaqe analoge e konfigurueshme nga përdoruesi (XADC), që përfshin konvertues të dyfishtë 12-bit 1MSPS analog-në-dixhital me sensorë termikë dhe furnizimi në çip.
Feta DSP me shumëzues 25 x 18, akumulator 48-bitësh dhe para-mbledhës për filtrim me performancë të lartë, duke përfshirë filtrimin e optimizuar të koeficientit simetrik.
Pllakat e fuqishme të menaxhimit të orës (CMT), duke kombinuar blloqet e ciklit të mbyllur me fazë (PLL) dhe blloqet e menaxherit të orës me modalitet të përzier (MMCM) për saktësi të lartë dhe nervozizëm të ulët.
Blloku i integruar për PCI Express (PCIe), për dizajne deri në x8 Gen3 Endpoint dhe Root Port.
Një shumëllojshmëri e gjerë opsionesh konfigurimi, duke përfshirë mbështetjen për memoriet e mallrave, kriptimin AES 256-bit me vërtetimin HMAC/SHA-256 dhe zbulimin dhe korrigjimin e integruar të SEU.
Paketim me rrota me çmim të ulët, me lidhje teli, pa kapak dhe me integritet të lartë të sinjalit, që ofron migrim të lehtë midis anëtarëve të familjes në të njëjtën paketë.Të gjitha paketat e disponueshme në opsionin pa Pb dhe paketat e zgjedhura në opsionin Pb.
Projektuar për performancë të lartë dhe fuqi më të ulët me 28 nm, proces HKMG, HPL, teknologjinë e procesit të tensionit bërthamor 1.0V dhe opsionin e tensionit bërthamor 0.9V për fuqi edhe më të ulët.


  • E mëparshme:
  • Tjetër:

  • Shkruani mesazhin tuaj këtu dhe na dërgoni