porosi_bg

produkteve

LCMXO2-256HC-4TG100C Origjinale dhe e Re Me Çmim Konkurrues Në magazinë Furnizuesi IC

Përshkrim i shkurtër:

Pajisja logjike e programueshme komplekse (CPLD) është një qark i integruar (ASIC) specifik për aplikacionin në qarkun e integruar LSI (Qarku i Integruar i Shkallës së Madhe).Është i përshtatshëm për dizajnin e sistemit dixhital intensiv të kontrollit dhe kontrolli i tij i vonesës është i përshtatshëm.CPLD është një nga pajisjet me rritje më të shpejtë në qarqet e integruara.
Përbërësit e CPLD
CPLD është një pajisje komplekse logjike e programueshme me shkallë të madhe dhe strukturë komplekse, e cila i përket gamës së qarqeve të integruara në shkallë të gjerë.

 


Detajet e produktit

Etiketat e produktit

Atributet e produktit

Kodi Pbfree po
Kodi Rohs po
Kodi i pjesës së ciklit jetësor Aktiv
Ihs Prodhuesi GJysmëpërçues GRALTË CORP
Kodi i paketës së pjesës QFP
Përshkrimi i paketës LFQFP,
Numri i kunjave 100
Arritni Kodin e Pajtueshmërisë në përputhje
Kodi ECCN VESH 99
Kodi HTS 8542.39.00.01
Prodhuesi Samacsys Gjysmëpërçues grilë
Veçori shtesë FUNKSIONON GJITHASHTU ME FURNIZIM NOMINAL 3.3 V
Kodi JESD-30 S-PQFP-G100
Kodi JESD-609 e3
Gjatësia 14 mm
Niveli i ndjeshmërisë ndaj lagështirës 3
Numri i inputeve të dedikuara  
Numri i Linjave I/O  
Numri i hyrjeve 55
Numri i Produkteve 55
Numri i terminaleve 100
Temperatura e funksionimit-Max 85 °C
Temperatura e punës-Min  
Organizimi 0 HYRJE TË DEDIKUARA, 0 I/O
Funksioni i daljes E PËRZIERUR
Materiali i trupit të paketës PLASTIKE/EPOKSI
Kodi i paketës LFQFP
Kodi i ekuivalencës së paketës TQFP100,.63SQ
Forma e paketës SHESHI
Stili i paketës PAKETË E SHAFSHTË, PROFILI I ULËT, KATAP FINE
Metoda e paketimit TABAJA
Temperatura kulmore e rikthimit (Cel) 260
Furnizimet me energji elektrike 2.5/3.3 V
Lloji i logjikës së programueshme FLASH PLD
Vonesa e përhapjes 7,36 ns
Statusi i Kualifikimit I pakualifikuar
Lartësia e ulur-Maks 1.6 mm
Tensioni i furnizimit-Maks 3,462 V
Tensioni i furnizimit-Min 2,375 V
Tensioni i furnizimit-Num 2,5 V
Montimi sipërfaqësor PO
Nota e temperaturës TË TJERA
Përfundimi i terminalit Kallaj mat (Sn)
Formulari i Terminalit krahu i pulëbardhave
Pika e terminalit 0,5 mm
Pozicioni i terminalit QUAD
Temperatura Koha@Peak Reflow-Max (s) 30
Gjerësia 14 mm

 

 

Prezantimi i produktit

Pajisja logjike e programueshme komplekse (CPLD) është një qark i integruar (ASIC) specifik për aplikacionin në qarkun e integruar LSI (Qarku i Integruar i Shkallës së Madhe).Është i përshtatshëm për dizajnin e sistemit dixhital intensiv të kontrollit dhe kontrolli i tij i vonesës është i përshtatshëm.CPLD është një nga pajisjet me rritje më të shpejtë në qarqet e integruara.

Përbërësit e CPLD

CPLD është një pajisje komplekse logjike e programueshme me shkallë të madhe dhe strukturë komplekse, e cila i përket gamës së shkallës së gjerë.qarqe të integruara.

CPLD ka pesë pjesë kryesore: blloku i grupit logjik, njësia makro, afati i zgjatur i produktit, grupi me tela i programueshëm dhe blloku i kontrollit I/O.

1. Blloku i vargut logjik (LAB)

Një bllok grupi logjik përbëhet nga një grup prej 16 makro qelizave dhe shumë LABS janë të lidhur së bashku nga një grup i programueshëm (PIA) dhe një autobus global.

2. Njësi makro

Njësia makro në serinë MAX7000 përbëhet nga tre blloqe funksionale: një grup logjik, një matricë e përzgjedhjes së produktit dhe një regjistër i programueshëm.

3. Afati i zgjatur i produktit

Një term produkt i secilës qelizë makro mund të dërgohet anasjelltas në grupin logjik.

4. PIA me rrjet të programueshëm me tela

Çdo LAB mund të lidhet për të formuar logjikën e kërkuar përmes grupit me tela të programueshëm.Ky autobus global është një kanal i programueshëm që mund të lidhë çdo burim sinjali në pajisje me destinacionin e tij.

5. Blloku i kontrollit I/O

Blloku i kontrollit I/O lejon që çdo pin I/O të konfigurohet individualisht për funksionimin hyrës/dalës dhe dydrejtues.

Krahasimi i CPLD dhe FPGA

Edhe pse të dyjaFPGAdheCPLDjanë pajisje ASIC të programueshme dhe kanë shumë karakteristika të përbashkëta, për shkak të dallimeve në strukturën e CPLD dhe FPGA, ato kanë karakteristikat e tyre:

1.CPLD është më i përshtatshëm për plotësimin e algoritmeve të ndryshme dhe logjikës kombinuese, dhe FP GA është më i përshtatshëm për plotësimin e logjikës sekuenciale.Me fjalë të tjera, FPGA është më e përshtatshme për strukturën e pasur me flip-flop, ndërsa CPLD është më e përshtatshme për strukturën e pasur me flip-flop të kufizuar dhe me afat të produktit.

2. Struktura e rrugëtimit të vazhdueshëm të CPLD përcakton që vonesa e saj e kohës është uniforme dhe e parashikueshme, ndërsa struktura e segmentuar e rrugëtimit të FPGA përcakton paparashikueshmërinë e saj të vonesës.

3.FPGA ka më shumë fleksibilitet se CPLD në programim.CPLD programohet duke modifikuar funksionin logjik me një qark fiks të lidhjes së brendshme, ndërsa FPGA programohet duke ndryshuar instalimet elektrike të lidhjes së brendshme.FP GA mund të programohet nën një portë logjike, ndërsa CPLD programohet nën një bllok logjik.

4. Integrimi i FPGA është më i lartë se ai i CPLD, dhe ka strukturë më komplekse instalime elektrike dhe zbatim logjik.

5.CPLD është më i përshtatshëm për t'u përdorur se FPGA.Programim CPLD duke përdorur teknologjinë E2PROM ose FASTFLASH, pa çip memorie të jashtme, i lehtë për t'u përdorur.Sidoqoftë, informacioni i programimit të FPGA duhet të ruhet në memorie të jashtme dhe metoda e përdorimit është e ndërlikuar.

6. CPLDS janë më të shpejta se FPgas dhe kanë parashikueshmëri më të madhe kohore.Kjo për shkak se FPG-të janë programim në nivelin e portës dhe ndërlidhjet e shpërndara miratohen midis CLBS, ndërsa CPLDS janë programim në nivel blloku logjik dhe ndërlidhjet midis blloqeve të tyre logjike janë të grumbulluara.

7.Në mënyrën e programimit, CPLD bazohet kryesisht në programimin e memories E2PROM ose FLASH, kohë programimi deri në 10,000 herë, avantazhi është se fikja e sistemit të informacionit të programimit nuk humbet.CPLD mund të ndahet në dy kategori: programim në programues dhe programim në sistem.Shumica e FPGA-së bazohet në programimin SRAM, informacioni i programimit humbet kur sistemi është i fikur dhe të dhënat e programimit duhet të shkruhen përsëri në SRAM nga jashtë pajisjes sa herë që ndizet.Avantazhi i tij është se mund të programohet në çdo kohë, dhe mund të programohet shpejt në punë, në mënyrë që të arrihet konfigurim dinamik në nivel bordi dhe nivel sistemi.

8. Konfidencialiteti CPLD është i mirë, konfidencialiteti FPGA është i dobët.

9. Në përgjithësi, konsumi i energjisë i CPLD është më i madh se ai i FPGA, dhe sa më i lartë të jetë shkalla e integrimit, aq më e dukshme.


  • E mëparshme:
  • Tjetër:

  • Shkruani mesazhin tuaj këtu dhe na dërgoni