porosi_bg

produkteve

DS90UB914ATRHSRQ1 Origjinale krejt e re QFN DS90UB914ATRHSRQ1 me shitësin RIVALIDOJO ofertën Lutjet

Përshkrim i shkurtër:

Pajisja DS90UB914A-Q1 ofron një ndërfaqe FPD-Link III me një kanal përpara me shpejtësi të lartë dhe një kanal kontrolli dydrejtimësh për transmetimin e të dhënave përmes një kablloje të vetme koaksiale ose çift diferencial.Pajisja DS90UB914A-Q1 përfshin sinjalizimin diferencial si në kanalin përpara me shpejtësi të lartë ashtu edhe në shtigjet e të dhënave të kanalit të kontrollit dydrejtues.Deserializuesi është synuar për lidhjet midis imazherëve dhe procesorëve video në një ECU (Njësia e Kontrollit Elektronik).Kjo pajisje është e përshtatshme në mënyrë ideale për drejtimin e të dhënave video që kërkojnë deri në 12-bit thellësi pixel plus dy sinjale sinkronizimi së bashku me autobusin e kanalit të kontrollit dydrejtimësh.


Detajet e produktit

Etiketat e produktit

Atributet e produktit

LLOJI PËRSHKRIM ZGJIDH
Kategoria Qarqet e integruara (IC)

Ndërfaqja

Serializues, Deserializues

 

 

 

Mfr Teksas Instrumente  
Seria Automobilistikë, AEC-Q100  
Paketa Shirit dhe bobina (TR)

Shirit i prerë (CT)

Digi-Reel®

 

 

 

Statusi i produktit Aktiv  
Funksioni Deserializues  
Norma e të dhënave 1.4 Gbps  
Lloji i hyrjes FPD-Lidhja III, LVDS  
Lloji i daljes LVCMOS  
Numri i hyrjeve 1  
Numri i Produkteve 12  
Tensioni - Furnizimi 1,71 V ~ 3,6 V  
Temperatura e funksionimit -40°C ~ 105°C (TA)  
Lloji i montimit Montimi sipërfaqësor  
Paketa/Kase 48-WFQFN Pad i ekspozuar  
Paketa e pajisjes së furnizuesit 48-WQFN (7x7)  
Numri i produktit bazë DS90UB914  
SPQ 1000 copë  

 

Një Serializer/Deserializer (SerDes) është një palë blloqe funksionale që përdoren zakonisht në komunikimet me shpejtësi të lartë për të kompensuar hyrjen/daljet e kufizuara.Këto blloqe konvertojnë të dhënat midis të dhënave serike dhe ndërfaqeve paralele në çdo drejtim.Termi "SerDes" përgjithësisht i referohet ndërfaqeve të përdorura në teknologji dhe aplikacione të ndryshme.Përdorimi kryesor i një SerDes është të sigurojë transmetimin e të dhënave mbi një linjë të vetme ose njëçift ​​diferencialnë mënyrë që të minimizohet numri i pineve dhe ndërlidhjeve I/O.

 

Funksioni bazë SerDes përbëhet nga dy blloqe funksionale: blloku Parallel In Serial Out (PISO) (i njohur ndryshe si konverteri paralel-në-serial) dhe blloku Serial In Parallel Out (SIPO) (i njohur ndryshe si konverteri serial-në-paralel).Ekzistojnë 4 arkitektura të ndryshme SerDes: (1) SerDes ora paralele, (2) SerDes e orës së integruar, (3) SerDes 8b/10b, (4) SerDes të ndërthurura bit.

Blloku PISO (Hyrje paralele, dalje serike) zakonisht ka një hyrje paralele të orës, një grup linjash të hyrjes së të dhënave dhe mbyllëse të të dhënave hyrëse.Mund të përdorë një të brendshme ose të jashtmecikli i mbyllur me fazë (PLL)për të shumëzuar orën paralele hyrëse deri në frekuencën serike.Forma më e thjeshtë e PISO ka një të vetmeregjistri i ndërrimitqë merr të dhënat paralele një herë për orë paralele dhe i zhvendos ato me shpejtësinë më të lartë të orës serike.Zbatimet mund të përdorin gjithashtu ame tampon të dyfishtëregjistrohu për të shmangurmetastabilitetikur transferoni të dhëna midis domeneve të orës.

Blloku SIPO (Serial Input, Parallel Output) zakonisht ka një dalje të orës së pranimit, një grup linjash të daljes së të dhënave dhe mbyllëse të të dhënave dalëse.Ora e marrjes mund të jetë rikuperuar nga të dhënat nga serialirikuperimi i orësteknikë.Sidoqoftë, SerDe-të që nuk transmetojnë një orë përdorin orë referimi për të kyçur PLL në frekuencën e duhur Tx, duke shmangur të ulëtatfrekuenca harmonikei pranishëm nërrjedha e të dhënave.Blloku SIPO më pas e ndan orën hyrëse deri në normën paralele.Zbatimet zakonisht kanë dy regjistra të lidhur si një bufer i dyfishtë.Njëri regjistër përdoret për të fiksuar në rrymën serike, dhe tjetri përdoret për të mbajtur të dhënat për anën më të ngadaltë, paralele.

Disa lloje SerDes përfshijnë blloqe koduese/dekoduese.Qëllimi i këtij kodimi/dekodimi është zakonisht vendosja e të paktën kufijve statistikorë në shkallën e tranzicionit të sinjalit për të lejuar më lehtërikuperimi i orësnë marrës, për të siguruarinkuadrimi, dhe për të siguruarBilanci DC.

Karakteristikat për DS90UB914A-Q1

  • Kualifikohet për aplikacionet e automobilave AEC-Q10025-MHz deri në 100-MHz Input Pixel Clock Support
    • Klasa e temperaturës së pajisjes 2: -40℃ deri +105℃ diapazoni i temperaturës së funksionimit të ambientit
    • Niveli i klasifikimit të pajisjes HBM ESD ±8kV
    • Niveli i klasifikimit të pajisjes CDM ESD C6
  • Ngarkesa e programueshme e të dhënave: Kanali i ndërfaqes së kontrollit dydrejtues të vazhdueshëm me vonesë të ulët me mbështetje I2C në 400 kHz
    • Ngarkesa 10-bit deri në 100-MHz
    • Ngarkesa 12-bitëshe deri në 75-MHz
  • Multiplekser 2:1 për të zgjedhur midis dy imazheve hyrëse
  • Të aftë për të marrë kabllot me çifte të përdredhura të mbrojtura mbi 15 m koaksiale ose 20 m
  • Funksionim i fuqishëm me fuqi mbi-koaksiale (PoC).
  • Barazuesi i marrjes përshtatet automatikisht për ndryshimet në humbjen e kabllove
  • Pini i raportimit të daljes LOCK dhe veçoria e diagnostikimit @SPEED BIST për të vërtetuar integritetin e lidhjes
  • Furnizimi i vetëm me energji elektrike në 1.8-V
  • Në përputhje me ISO 10605 dhe IEC 61000-4-2 ESD
  • Zbutja EMI/EMC me spektër të programueshëm të përhapjes (SSCG) dhe dalje të shkallëzuara nga marrësi

Përshkrimi për DS90UB914A-Q1

Pajisja DS90UB914A-Q1 ofron një ndërfaqe FPD-Link III me një kanal përpara me shpejtësi të lartë dhe një kanal kontrolli dydrejtimësh për transmetimin e të dhënave përmes një kablloje të vetme koaksiale ose çift diferencial.Pajisja DS90UB914A-Q1 përfshin sinjalizimin diferencial si në kanalin përpara me shpejtësi të lartë ashtu edhe në shtigjet e të dhënave të kanalit të kontrollit dydrejtues.Deserializuesi është synuar për lidhjet midis imazherëve dhe procesorëve video në një ECU (Njësia e Kontrollit Elektronik).Kjo pajisje është e përshtatshme në mënyrë ideale për drejtimin e të dhënave video që kërkojnë deri në 12-bit thellësi pixel plus dy sinjale sinkronizimi së bashku me autobusin e kanalit të kontrollit dydrejtimësh.

Deserializuesi përmban një multiplekser për të lejuar zgjedhjen midis dy imazherëve hyrës, një aktiv në të njëjtën kohë.Transporti kryesor i videos konverton të dhënat 10-bit ose 12-bit në një transmetim të vetëm serial me shpejtësi të lartë, së bashku me një kanal të veçantë të transportit të kanalit të kontrollit dydrejtimësh me vonesë të ulët që pranon informacionin e kontrollit nga një port I2C dhe është i pavarur nga periudha e zbrazjes së videos.

Përdorimi i teknologjisë së orës së integruar të TI lejon një komunikim transparent të dyfishtë mbi një çift të vetëm diferencial, duke mbajtur informacione për kanalin e kontrollit asimetrik-dydrejtues.Ky transmetim i vetëm serial thjeshton transferimin e një autobusi të gjerë të dhënash mbi gjurmët dhe kabllot PCB duke eliminuar problemet e animit midis të dhënave paralele dhe shtigjeve të orës.Kjo kursen ndjeshëm koston e sistemit duke ngushtuar shtigjet e të dhënave që nga ana e tyre zvogëlojnë shtresat e PCB-ve, gjerësinë e kabllit, madhësinë dhe kunjat e lidhësit.Përveç kësaj, hyrjet e Deserializer sigurojnë barazimin adaptiv për të kompensuar humbjen nga media në distanca më të gjata.Kodimi/dekodimi i brendshëm i balancuar me DC përdoret për të mbështetur ndërlidhjet e lidhura me AC.


  • E mëparshme:
  • Tjetër:

  • Shkruani mesazhin tuaj këtu dhe na dërgoni