Merrillchip i ri dhe origjinal në magazinë Komponentët elektronikë qark i integruar IC DS90UB928QSQX/NOPB
Atributet e produktit
LLOJI | PËRSHKRIM |
Kategoria | Qarqet e integruara (IC) |
Mfr | Teksas Instrumente |
Seria | Automobilistikë, AEC-Q100 |
Paketa | Shirit dhe bobina (TR) Shirit i prerë (CT) Digi-Reel® |
SPQ | 250 T&R |
Statusi i produktit | Aktiv |
Funksioni | Deserializues |
Norma e të dhënave | 2,975 Gbps |
Lloji i hyrjes | FPD-Lidhja III, LVDS |
Lloji i daljes | LVDS |
Numri i hyrjeve | 1 |
Numri i Produkteve | 13 |
Tensioni - Furnizimi | 3V ~ 3.6V |
Temperatura e funksionimit | -40°C ~ 105°C (TA) |
Lloji i montimit | Montimi sipërfaqësor |
Paketa/Kase | 48-WFQFN Pad i ekspozuar |
Paketa e pajisjes së furnizuesit | 48-WQFN (7x7) |
Numri i produktit bazë | DS90UB928 |
1.
FPDLINK është një autobus transmetimi diferencial me shpejtësi të lartë i projektuar nga TI, i përdorur kryesisht për të transmetuar të dhëna imazhi, të tilla si kamera dhe të dhënat e ekranit.Standardi po evoluon vazhdimisht, nga çifti origjinal i linjave që transmetojnë imazhe 720P@60fps deri te aftësia aktuale për të transmetuar 1080P@60fps, me çipat pasues që mbështesin rezolucione edhe më të larta të imazhit.Distanca e transmetimit është gjithashtu shumë e gjatë, duke arritur rreth 20 m, duke e bërë atë ideal për aplikimet e automobilave.
FPDLINK ka një kanal përpara me shpejtësi të lartë për transmetimin e të dhënave të imazhit me shpejtësi të lartë dhe një pjesë të vogël të të dhënave të kontrollit.Ekziston gjithashtu një kanal mbrapa me shpejtësi relativisht të ulët për transmetimin e informacionit të kontrollit të kundërt.Komunikimet përpara dhe prapa formojnë një kanal kontrolli dydrejtues, i cili çon në dizajnin e zgjuar të I2C në FPDLINK që do të diskutohet në këtë punim.
FPDLINK përdoret me një serializues dhe një deserializues të çiftuar së bashku, CPU mund të lidhet ose me serializuesin ose me deserializuesin, në varësi të aplikacionit.Për shembull, në një aplikacion kamere, sensori i kamerës lidhet me serializuesin dhe dërgon të dhëna te deserializuesi, ndërsa CPU merr të dhënat e dërguara nga deserializuesi.Në një aplikacion ekrani, CPU dërgon të dhëna te serializuesi dhe deserializuesi merr të dhënat nga serializuesi dhe i dërgon ato në ekranin LCD për shfaqje.
2.
Më pas, i2c i CPU-së mund të lidhet me serializuesin ose i2c të deserializuesit.Çipi FPDLINK merr informacionin I2C të dërguar nga CPU dhe transmeton informacionin I2C në skajin tjetër nëpërmjet FPDLINK.Siç e dimë, në protokollin i2c, SDA sinkronizohet përmes SCL.Në aplikacionet e përgjithshme, të dhënat mbyllen në skajin në rritje të SCL, gjë që kërkon që masteri ose slave të jenë gati për të dhëna në skajin në rënie të SCL.Megjithatë, në FPDLINK, meqenëse transmetimi FPDLINK është me kohë, nuk ka problem kur masteri dërgon të dhëna, maksimumi skllavi i merr të dhënat disa orë më vonë se masteri i dërgon, por ka një problem kur slave i përgjigjet masterit. , për shembull, kur slave i përgjigjet masterit me një ACK kur ACK i transmetohet masterit, ajo tashmë është më vonë se koha e dërguar nga slave, dmth ka kaluar tashmë në vonesën FPDLINK dhe mund të ketë humbur ngritjen skaji i SCL.
Për fat të mirë, protokolli i2c e merr parasysh këtë situatë.Specifikimet i2c specifikojnë një veçori të quajtur shtrirje i2c, që do të thotë se skllav i2c mund të tërheqë SCL poshtë përpara se të dërgojë ACK nëse nuk është gati, në mënyrë që masteri të dështojë kur përpiqet të tërheqë SCL lart në mënyrë që master të vazhdojë të përpiqet të tërhiqeni SCL lart dhe prisni për, Prandaj kur analizojmë formën valore i2c në anën e FPDLINK Slave, do të zbulojmë se sa herë që dërgohet pjesa e adresës skllav, ka vetëm 8 bit, dhe ACK do të përgjigjet më vonë.
Çipi FPDLINK i TI përfiton plotësisht nga kjo veçori, në vend që thjesht të përcjellë formën e valës së marrë i2c (dmth. të mbajë të njëjtën shpejtësi baud si dërguesi), ai ritransmeton të dhënat e marra me shpejtësinë e baudit të vendosur në çipin FPDLINK.Prandaj, kjo është e rëndësishme të theksohet kur analizohet forma e valës i2c në anën Slave FPDLINK.Shpejtësia e transmetimit të procesorit i2c mund të jetë 400K, por shkalla e transmetimit të i2c në anën skllav FPDLINK është 100K ose 1M, në varësi të cilësimeve të larta dhe të ulëta të SCL në çipin FPDLINK.