(Përbërësit Elektronikë) 5V927PGGI8
Atributet e produktit
LLOJI | PËRSHKRIM |
Kategoria | Qarqet e integruara (IC) |
Mfr | Renesas Electronics America Inc |
Seria | - |
Paketa | Shirit dhe bobina (TR) |
Statusi i produktit | I vjetëruar |
Lloji | Gjenerator i orës |
PLL | Po me Bypass |
Input | LVTTL, Kristal |
Prodhimi | LVTTL |
Numri i Qarqeve | 1 |
Raporti – hyrje: dalje | 2:4 |
Diferencial – Input: Output | Jo/Jo |
Frekuenca - Maks | 160 MHz |
Pjestues/shumzues | Po/Jo |
Tensioni – Furnizimi | 3V ~ 3.6V |
Temperatura e funksionimit | -40°C ~ 85°C |
Lloji i montimit | Montimi sipërfaqësor |
Paketa/Kase | 16-TSSOP (0,173″, 4,40mm gjerësi) |
Paketa e pajisjes së furnizuesit | 16-TSSOP |
Numri i produktit bazë | IDT5V927 |
Dokumentet & Media
LLOJI I BURIMEVE | LIDHJE |
Fletët e të dhënave | IDT5V927 |
Vjetërimi i PCN-së/ EOL | Rishikimi 23/Dhjetor/2013 |
Fleta e të dhënave HTML | IDT5V927 |
Klasifikimet e Mjedisit dhe Eksportit
ATRIBUTE | PËRSHKRIM |
Niveli i ndjeshmërisë ndaj lagështirës (MSL) | 1 (i pakufizuar) |
Statusi REACH | REACH I pandikuar |
ECCN | VESH 99 |
HTSUS | 8542.39.0001 |
Burime Shtesë
ATRIBUTE | PËRSHKRIM |
Emra të tjerë | 5V927PGGI8 |
Paketa standarde | 4000 |
detajet e produktit
PROCESOR DIGJITAL 24 BIT I SINJALIT
Motorola DSP56307, një anëtar i familjes DSP56300 të procesorëve të sinjalit dixhital të programueshëm (DSP), mbështet aplikacionet e infrastrukturës me valë me operacione të përgjithshme filtrimi.Bashkëprocesori i filtrit të përmirësuar në çip (EFCOP) përpunon algoritmet e filtrave paralelisht me funksionimin e bërthamës, duke rritur kështu performancën dhe efikasitetin e përgjithshëm të DSP.Ashtu si anëtarët e tjerë të familjes, DSP56307 përdor një motor me performancë të lartë, me një cikël orësh për çdo instruksion (i pajtueshëm me kodin me familjen kryesore të njohur të Motorolas DSP56000), një ndërrues fuçi, adresim 24-bit, një memorie instruksionesh dhe një kontrollues i qasjes direkte të memories, si në figurën 1. DSP56307 ofron performancë me 100 milionë instruksione (MIPS) në sekondë duke përdorur një orë të brendshme 100 MHz me bërthamë 2,5 volt dhe fuqi të pavarur hyrëse/dalëse 3,3 volt.
Vështrim i përgjithshëm
Duke përdorur arkitekturën e bazuar në kolonë të gjeneratës së dytë ASMBL (Advanced Silicon Modular Block), XC5VLX330T-3FFG1738I përmban pesë platforma (nën-familje) të dallueshme, zgjidhja më e ofruar nga çdo familje FPGA.Çdo platformë përmban një raport të ndryshëm të veçorive për të adresuar nevojat e një shumëllojshmërie të gjerë dizajnesh logjike të avancuara.Përveç pëlhurës logjike më të avancuar, me performancë të lartë, FPGA-të XC5VLX330T-3FFG1738I përmbajnë shumë blloqe të nivelit të sistemit IP, duke përfshirë RAM/FIFO-të e fuqishme të bllokut 36 Kbit, feta DSP 25 x 18 të gjeneratës së dytë, teknologjinë Zgjidh IO me të integruar në impedancën e kontrolluar në mënyrë dixhitale, blloqet e ndërfaqes sinkrone të burimit Chip Sync, funksionalitetin e monitorit të sistemit,
TIPARET
Bërthama DSP56300 me performancë të lartë
● 100 milionë udhëzime për sekondë (MIPS) me një orë 100 MHz në bërthamë 2,5 V dhe 3,3 VI/O
● Kodi i objektit i pajtueshëm me bërthamën DSP56000
● Komplet instruksionesh shumë paralele
● Njësia logjike aritmetike e të dhënave (ALU)
- Akumulator shumëzues paralel 24 x 24-bit plotësisht me tubacion
- Ndërruesi paralel i tytës 56-bit (zhvendosja dhe normalizimi i shpejtë; gjenerimi dhe analizimi i rrjedhës së biteve)
- Udhëzime ALU të kushtëzuara
- Mbështetje aritmetike 24-bit ose 16-bit nën kontrollin e softuerit
● Njësia e kontrollit të programit (PCU)
- Mbështetje e kodit të pavarur të pozicionit (PIC).
- Mënyrat e adresimit të optimizuara për aplikacionet DSP (përfshirë kompensimet e menjëhershme)
- Kontrolluesi i cache-it të udhëzimeve në çip
- Stack hardueri i zgjerueshëm me memorie në çip
- Sythe DO të harduerit të mbivendosur
- Ndërprerje të shpejta të kthimit automatik
● Qasje direkte në kujtesë (DMA)
- Gjashtë kanale DMA që mbështesin akseset e brendshme dhe të jashtme
- Transferimet një-, dy- dhe tre-dimensionale (përfshirë buferimin rrethor)
- Ndërprerjet e transferimit në fund të bllokut
- Aktivizimi nga linjat e ndërprerjes dhe të gjitha pajisjet periferike
● Cikli i bllokuar me fazë (PLL)
- Lejon ndryshimin e faktorit të ndarjes së fuqisë së ulët (DF) pa humbje të bllokimit
- Ora dalëse me eliminim të animit
● Mbështetje për korrigjimin e harduerit
- Moduli i Emulimit në Çip (Në CE).
- Porta e hyrjes në test të grupit të përbashkët të testimit (JTAG) (TAP)
- Modaliteti i gjurmimit të adresës pasqyron akseset e brendshme të programit RAM në portin e jashtëm